Zgłoś błąd
X
Zanim wyślesz zgłoszenie, upewnij się że przyczyną problemów nie jest dodatek blokujący reklamy.
Błędy w spisie treści artykułu zgłaszaj jako "błąd w TREŚCI".
Typ zgłoszenia
Treść zgłoszenia
Twój email (opcjonalnie)
Nie wypełniaj tego pola
.
Załóż konto
EnglishDeutschукраїнськийFrançaisEspañol中国

AMD EPYC Zen 4 - serwerowe procesory Genoa otrzymają dwa razy więcej pamięci cache L2 od poprzedników

Piotr Piwowarczyk | 28-03-2022 19:00 |

AMD EPYC Zen 4 - serwerowe procesory Genoa otrzymają dwa razy więcej pamięci cache L2 od poprzednikówPierwsza połowa tego roku upłynie nam jeszcze pod znakiem premier kolejnych komponentów opartych na dobrze nam znanych architekturach, jednak później czeka nas kilka ekscytująco zapowiadających się prezentacji. Przełomowo zapowiadają się nie tylko nadchodzące karty graficzne, ale również procesory. AMD póki co zwleka jeszcze z debiutem Ryzena 7 5800X3D i pozostałych średniopółkowych konsumenckich Ryzenów, jednak nie jest tajemnicą, że technologia Zen 4 czai się tuż za rogiem. O potencjalnych możliwościach chipów nowej generacji pisaliśmy już nie raz, jednak tym razem skupmy się na suchych danych dotyczących nadchodzących serwerowych jednostek EPYC. Mówiąc wprost, zanosi się na solidny wzrost wydajności.

Z całej specyfikacji 32-rdzeniowego układu EPYC Genoa najwięcej uwagi przykuwa pojemność pamięci cache L2, bowiem testowany układ ma jej cały 1 MB na jeden rdzeń. Dla porównania, zeszłoroczna seria EPYC 7003 (Milan) dysponuje tylko 512 kB cache L2 na rdzeń.

AMD EPYC Zen 4 - serwerowe procesory Genoa otrzymają dwa razy więcej pamięci cache L2 od poprzedników [1]

AMD EPYC Genoa - pierwsze zdjęcia i informacje o specyfikacji 16-rdzeniowego, serwerowego procesora Zen 4

Najnowszy przeciek z programu Geekbench pokazał nam niewydany jeszcze procesor AMD oznaczony numerem OPN 100-000000479-13, który przetestowany został na platformie o tajemnicznej nazwie Quartz. Jak udało się ustalić, ten kod OPN jest powiązany z serią AMD EPYC Genoa, a konkretniej z próbką inżynieryjną opartą na rewizji A0. Chip jest 32-rdzeniowy / 64-wątkowy i wyróżnia się zegarem bazowym 1,2 GHz (finalnie taktowania na pewno będą wyższe). Z całej specyfikacji najwięcej uwagi przykuwa pojemność pamięci cache L2, bowiem testowany układ ma jej cały 1 MB na jeden rdzeń. Dla porównania, zeszłoroczna seria EPYC 7003 (Milan) dysponuje tylko 512 kB cache L2 na rdzeń.

AMD EPYC Zen 4 - serwerowe procesory Genoa otrzymają dwa razy więcej pamięci cache L2 od poprzedników [2]

Premiera procesorów AMD EPYC Milan-X - specyfikacja oraz ceny procesorów serwerowych Zen 3 z technologią 3D V-Cache

Warto jednak zauważyć, że pojemność pamięci podręcznej L3 nie zostanie już podwojona - jak widać, producent pozostał przy 32 MB cache na rdzeń, co oznacza, że Genoa wypada tu tak samo jak Milan i inni poprzednicy, ale równocześnie aż trzykrotnie gorzej od Milan-X z pamięcią 3D V-Cache (96 MB cache L3 na rdzeń). Jak wiemy, procesory EPYC 7004 zostaną wykonane przy użyciu nowej litografii 5 nm, zaoferują m.in. do 96 fizycznych rdzeni, wsparcie dla pamięci DDR5 (12-kanałowe) i interfejsu PCIe 5.0. Liczymy, że ich premiera odbędzie się jeszcze w tym roku, równolegle z konsumenckimi Ryzenami 7000.

AMD EPYC Zen 4 - serwerowe procesory Genoa otrzymają dwa razy więcej pamięci cache L2 od poprzedników [3]

Źródło: VideoCardz, ComputerBase
Bądź na bieżąco - obserwuj PurePC.pl na Google News
Zgłoś błąd
Liczba komentarzy: 7

Komentarze:

x Wydawca serwisu PurePC.pl informuje, że na swoich stronach www stosuje pliki cookies (tzw. ciasteczka). Kliknij zgadzam się, aby ta informacja nie pojawiała się więcej. Kliknij polityka cookies, aby dowiedzieć się więcej, w tym jak zarządzać plikami cookies za pośrednictwem swojej przeglądarki.