Zgłoś błąd
X
Zanim wyślesz zgłoszenie, upewnij się że przyczyną problemów nie jest dodatek blokujący reklamy.
Błędy w spisie treści artykułu zgłaszaj jako "błąd w TREŚCI".
Typ zgłoszenia
Treść zgłoszenia
Twój email (opcjonalnie)
Nie wypełniaj tego pola
.
Załóż konto
EnglishDeutschукраїнськийFrançaisEspañol中国

Intel Alder Lake - nowe informacje na temat budowy procesorów Alder Lake-S, Alder Lake-P oraz Alder Lake-M

Damian Marusiak | 14-04-2021 14:30 |

Intel Alder Lake - nowe informacje na temat budowy procesorów Alder Lake-S, Alder Lake-P oraz Alder Lake-MJesteśmy już po premierze procesorów 11 generacji Intel Rocket Lake-S, które pod niektórymi względami okazują się lepsze od poprzedników. Nie są to jednak doskonałe procesory, a najwięcej zarzutów testerzy mają przede wszystkim do bardzo dużego zapotrzebowania na energię. Przed nami jeszcze premiera mobilnych jednostek 11 generacji w postaci układów Tiger Lake-H, wytwarzanych z kolei w 10 nm procesie technologicznym SuperFin. Pod koniec roku Intel planuje kolejny debiut, tym razem 12 generacji. Nadchodząca seria Alder Lake ma przynieść nie tylko nową (czy raczej nowe) architekturę, ale także bardziej zaawansowany proces technologiczny Enhanced 10 nm SuperFin. Nowa litografia zmierza w końcu nie tylko do laptopów, ale także desktopowych jednostek. W sieci pojawiły się odtworzone diagramy, mające przedstawiać budowę poszczególnych procesorów 12 generacji.

W sieci pojawiły się wiernie odtworzone diagramy, mające przedstawiać budowę procesorów Intel Core 12 generacji w postaci jednostek Alder Lake-S, Alder Lake-P oraz Alder Lake-M.

Intel Alder Lake - nowe informacje na temat budowy procesorów Alder Lake-S, Alder Lake-P oraz Alder Lake-M [1]

Zacznijmy od procesorów Intel Alder Lake-S, które mają zostać wyposażone w maksymalnie 8 rdzeni Golden Cove oraz 8 rdzeni Gracemont. Dzięki takiej budowie, cały układ będzie 16-rdzeniowy i 24-wątkowy, jako że rdzenie Gracemont nie wspierają wielowątkowości Hyper-Threading. Idąc w głąb budowy poszczególnych rdzeni, widzimy że każdy rdzeń Golden Cove posiada 32 KB pamięci cache L1I (pamięć dla instrukcji) oraz 48 KB cache L1D (pamięć dla danych). Do tego dochodzi 1280 KB pamięci L2 (łącznie 10 MB dla 8 rdzeni Golden Cove) oraz 3072 KB pamięci cache L3 (łącznie 24 MB). Podział wygląda nieco inaczej, gdy spojrzymy na budowę rdzeni Gracemont. Tutaj Intel przewidział 64 KB pamięci cache L1I oraz 32 KB cache L1D na każdy rdzeń. Pamięć L2 oraz L3 jest dzielona pomiędzy cztery rdzenie i tak 4x Gracemont posiada 2048 KB cache L2 (łącznie 4 MB na 8 rdzeni) oraz 3072 KB cache L3 (łącznie 6 MB). Łącząc obie grupy rdzeni, do dyspozycji otrzymujemy zatem maksymalnie 14 MB pamięci cache L2 oraz 30 MB cache L3.

Intel Alder Lake - nowe informacje na temat budowy procesorów Alder Lake-S, Alder Lake-P oraz Alder Lake-M [2]

W przypadku zintegrowanego układu graficznego, procesory Alder Lake-S z 16 rdzeniami otrzymają wariant GT1, wyposażony w 32 bloki EU. Kolejna grupa procesorów to Alder Lake-P, przeznaczone dla notebooków. W tym wypadku dostaniemy do dyspozycji 6 rdzeni Golden Cove oraz 8 rdzeni Gracemont, co łącznie przełoży się na układ 14-rdzeniowy i 20-wątkowy. Budowa rdzeni jest taka sama jak w Alder Lake-S, z tym że brakuje oczywiście 2 rdzeni Golden Cove. Zamiast tego otrzymujemy zintegrowany układ graficzny Xe (GT2) z 96 blokami EU. W przypadku pamięci cache L2 oraz L3 mamy dostęp do maksymalnie 7,5 MB cache L2 oraz 18 MB cache L3 (Golden Cove) oraz 4 MB cache L2 i 6 MB cache L3 (Gracemont). Łącznie zatem procesor Alder Lake-P zostanie wyposażony w 11,5 MB pamięci cache L2 oraz 24 MB cache L3.

Procesor Intel Alder Lake-S (8 +8) Intel Alder Lake-P (6 + 8) Intel Alder Lake-M (1 + 4)
Cache L1I (Instructions) 8 x 32 KB (Golden Cove)
8 x 64 KB (Gracemont)
6 x 32 KB (Golden Cove)
8 x 64 KB (Gracemont)
1x 32 KB (Golden Cove)
4 x 64 KB (Gracemont)
Cache L1D (Data) 8 x 48 KB (Golden Cove)
8 x 32 KB (Gracemont)
6 x 48 KB (Golden Cove)
8 x 32 KB (Gracemont)
1x 48 KB (Golden Cove)
4 x 32 KB (Gracemont)
Cache L2 8 x 1,25 MB (Golden Cove)
1 x 2 MB (4 rdzenie Gracemont) + 1 x 2 MB (4 rdzenie Gracemont)
6 x 1,25 MB (Golden Cove)
1 x 2 MB (4 rdzenie Gracemont) + 1 x 2 MB (4 rdzenie Gracemont)
1 x 1,25 MB (Golden Cove)
1 x 2 MB (4 rdzenie Gracemont)
Cache L3 8 x 3 MB (Golden Cove)
1 x 3 MB (4 rdzenie Gracemont) + 1 x 3 MB (4 rdzenie Gracemont)
6 x 3 MB (Golden Cove)
1 x 3 MB (4 rdzenie Gracemont) + 1 x 3 MB (4 rdzenie Gracemont)
1 x 3 MB (Golden Cove)
1 x 3 MB (4 rdzenie Gracemont)
Cache L2 + L3 - łącznie 10 MB L2 (Golden Cove)
4 MB L2 (Gracemont)
14 MB cache L2

24 MB L3 (Golden Cove)
6 MB L3 (Gracemont)
30 MB cache L3
7,5 MB L2 (Golden Cove)
4 MB L2 (Gracemont)
11,5 MB cache L2

18 MB L3 (Golden Cove)
6 MB L3 (Gracemont)
24 MB cache L3
1,25 MB L2 (Golden Cove)
2 MB L2 (Gracemont)
3,25 MB cache L2

3 MB L3 (Golden Cove)
3 MB L3 (Gracemont)
6 MB cache L3

Intel Alder Lake - nowe informacje na temat budowy procesorów Alder Lake-S, Alder Lake-P oraz Alder Lake-M [3]

Ostatnią grupą procesorów 12 generacji będzie linia Alder Lake-M, a więc najbardziej energooszczędne układy, będące następcą Lakefield. Tutaj otrzymamy jeden duży rdzeń Golden Cove oraz 4 małe rdzenie Gracemont. Otrzymujemy ponadto zintegrowany układ graficzny Xe (GT1.5) z 64 blokami EU. Na rdzeń Golden Cove przypada 1,25 MB cache L2 oraz 3 MB cache L3, z kolei rdzenie Gracemont posiadają 2 MB cache L2 oraz 3 MB cache L3. Cały, 5-rdzeniowy układ Alder Lake-M wyposażono zatem w 3,25 MB pamięci cache L2 oraz 6 MB cache L3. Intel w przypadku nadchodzącej generacji obiecuje nawet 20% wzrost IPC względem procesorów Rocket Lake-S. Nie wiemy natomiast jaki dokładnie wzrost będzie między generacjami Tiger Lake (Willow Cove) oraz Alder Lake (Golden Cove).

Intel Alder Lake - nowe informacje na temat budowy procesorów Alder Lake-S, Alder Lake-P oraz Alder Lake-M [4]

Źródło: WCCFTech
Bądź na bieżąco - obserwuj PurePC.pl na Google News
Zgłoś błąd
Liczba komentarzy: 33

Komentarze:

x Wydawca serwisu PurePC.pl informuje, że na swoich stronach www stosuje pliki cookies (tzw. ciasteczka). Kliknij zgadzam się, aby ta informacja nie pojawiała się więcej. Kliknij polityka cookies, aby dowiedzieć się więcej, w tym jak zarządzać plikami cookies za pośrednictwem swojej przeglądarki.