Zgłoś błąd
X
Zanim wyślesz zgłoszenie, upewnij się że przyczyną problemów nie jest dodatek blokujący reklamy.
Błędy w spisie treści artykułu zgłaszaj jako "błąd w TREŚCI".
Typ zgłoszenia
Treść zgłoszenia
Twój email (opcjonalnie)
Nie wypełniaj tego pola
.
Załóż konto
EnglishDeutschукраїнськийFrançaisEspañol中国

AMD Epyc 3251 - 16-rdzeniowy układ SoC na bazie Naples

Piotr Piwowarczyk | 07-11-2017 10:00 |

AMD Epyc 3251 - 16-rdzeniowy układ SoC na bazie NaplesProcesory AMD to nie tylko Ryzeny, Threadrippery czy serwerowe układy Epyc. Firmie zależy też przygotowywaniu innych chipów przystosowanych do profesjonalnych zadań, tym bardziej, że nowa architektura jest w stanie przełamać hegemonię Intela i jego Xeonów. Czerwoni idą więc za ciosem i szykują nieco słabsze jednostki oparte o układy Naples. Będziemy mieć do czynienia z rozwinięciem serii Epyc. Snowy Owl (Śnieżna Sowa), bo taka będzie robocza nazwa niniejszych układów, zadebiutuje już niebawem za sprawą procesora Epyc 3251, który będzie najmocniejszym przedstawicielem nowej rodziny. Przyjrzyjmy się jego podstawowym parametrom, które na papierze prezentują się bardzo obiecująco.

Jak na razie kluczową informacją której nie posiadamy na temat Epyca 3251 są częstotliwości pracy chipu. Podejrzewamy jednak, że niebawem i to nie będzie już tajemnicą.

AMD Epyc 3251 - 16-rdzeniowy układ SoC na bazie Naples [3]

Jak wskazuje materiał źródłowy, AMD Epyc 3251 ma być 16-rdzeniowym/32-wątkowym procesorem typu SoC (System-on-a-Chip) z obudową typu BGA przygotowywanym dla podstawki SP4r2. To jednostka lutowana bezpośrednio do płyty głównej, której budowa będzie opierała się na schemacie Multi Chip (MCM) - oznacza to, że procesor składa się z dwóch rdzeni krzemowych (co przekłada się właśnie na 16 fizycznych rdzeni). Inne, słabsze procesory Epyc 3000 mogą występować też w konfiguracji Single Chip (SCM) i będą to chipy 8-rdzeniowe.

Druga generacja układów AMD Epyc z 64 fizycznymi rdzeniami?

AMD Epyc 3251 - 16-rdzeniowy układ SoC na bazie Naples [2]

Procesory Snowy Owl mają zagwarantować ponadto do 32 MB pamięci podręcznej cache L3, czterokanałowy kontroler pamięci RAM DDR4-2667, 64 linie sygnałowe PCI-Express, a także wsparcie dla 16 gniazd SATA lub NVMe, interfejsu USB 3.1 czy złączy Ethernet, których to układy mają wyprowadzać nawet osiem sztuk (prędkość przesyłu do 10-gigabitów). TDP nowych jednostek ma wynosić od 35 do 100 W. Specyfikacja na pierwszy rzut oka prezentuje się nieźle, bowiem konkurencyjne układy Xeon D oferują do 24 MB pamięci L3, dwukanałowy kontroler RAM, do 32 linii PCI-Express i obsługę standardu USB 3.0. Jak na razie kluczową informacją której nie posiadamy na temat Epyca 3251 są częstotliwości pracy chipu. Podejrzewamy jednak, że niebawem i to nie będzie już tajemnicą.

AMD Epyc 3251 - 16-rdzeniowy układ SoC na bazie Naples [1]

Źródło: WCCFTech, ComputerBase
Bądź na bieżąco - obserwuj PurePC.pl na Google News
Zgłoś błąd
Liczba komentarzy: 33

Komentarze:

x Wydawca serwisu PurePC.pl informuje, że na swoich stronach www stosuje pliki cookies (tzw. ciasteczka). Kliknij zgadzam się, aby ta informacja nie pojawiała się więcej. Kliknij polityka cookies, aby dowiedzieć się więcej, w tym jak zarządzać plikami cookies za pośrednictwem swojej przeglądarki.